您的位置:首页 > 企业新闻 > TSB43AB23PDT

TSB43AB23PDT

型号 品牌 批号 数量 封装 备注
TSB43AB23PDT TI 09 1000 QFP128
说明
德州仪器TSB43AB23设备是一种集成1394 - 2000 OHCI的物理层/链路层控制器(LLC)的设备
这是完全符合PCI本地总线规范,PCI总线电源管理接口规范
(修正版1.1),IEEE标准1394-1995,IEEE标准1394 - 2000,1394和开放式主机控制器接口
规范(版本1.1)。这是之间传输,33 MHz PCI总线和1394总线上数据的能力
100兆比特/秒,200米比特/秒,和400比特/秒该TSB43AB23设备提供了三个1394端口,具有独立
电缆偏差(TPBIAS)。该器件还支持TSB43AB23 IEEE标准1394 - 2000电源关闭功能,为
电池供电的应用和仲裁增强。
1394所要求的开放式主机控制器接口规范接口(OHCI)和IEEE标准1394 - 2000,内部
控制寄存器是内存映射和nonprefetchable。 PCI配置头通过访问
指定的PCI配置周期,并提供随插即用(PnP)的兼容性。此外,
TSB43AB23设备与PCI总线电源管理接口规范的由指定
2001年的PC设计指南的要求。该TSB43AB23设备支持的D0,D1和D2和维生素D3的电源状态。
该TSB43AB23设计提供了PCI总线主爆破,这是传输的数据缓存线的能力
132M章字节/秒后,连接到内存控制器。因为PCI延迟可能会很大,深的FIFO提供
1394缓冲数据。
该器件提供物理写入TSB43AB23张贴缓冲器和高度调整物理数据收缩压- 2路径
性能。该器件还提供了多种TSB43AB23同步的情况下,多缓存线爆裂
转让,以及先进的内部仲裁。
先进的CMOS工艺实现了低功耗,使设备运行的TSB43AB23以PCI
时钟速率高达33兆赫。
该TSB43AB23 PHY层提供数字和模拟收发器需要实现功能的三端口
节点电缆为基础的1394网络。每条电缆端口集成了两个差动线路收发器。这些收发器
包括电路来监控线路情况作为确定连接状态所需的初始化,
仲裁,以及接收和传输数据包。
该TSB43AB23 PHY层只需要一个外部作为电缆端口参考24.576 MHz的晶振。一个
可提供外部时钟代替晶体。内部振荡器驱动一个内部锁相环(PLL)的,
它生成所需的393.216 MHz的参考信号。该参考信号是内部分裂提供
时钟信号,控制出站闸门和数据信息编码传输。一个49.152 MHz的时钟
信号是提供给同步和集成有限责任公司是为接收到的数据重新同步使用。
要发送的数据位通过集成有限责任公司是从收到的线缆端口,并在内部锁存
与49.152 MHz的系统时钟同步。这些位是连续组合,编码和传输
在98.304M,196.608M或393.216M比特/秒(简称9000,S200或S400速度,分别)作为出站
数据选通信息流。在传输过程中,编码后的数据信息传输上的差异
双绞线乙(城规会)电缆对(s)和编码的频闪信息传输的双绞线差异
甲(TPA)的电缆对(s)。
在数据包接收,接收端口的电缆TPA和城规会发送器被禁用,而接收器
该端口被启用。数据信息的编码上接收电缆对苯二甲酸和编码频闪
信息城规会收到电缆线对。接收到的数据选通信息接收解码恢复
时钟信号和串行数据位。串行数据位重新同步到本地49.152 MHz的系统时钟
并传送到集成有限责任公司。接收到的数据也将被传输(重复)的其他活动(连接)电缆
端口。
上一篇:LM3914N-1
下一篇:XTR106UA